数字电路设计高级课程
数字IC设计
>>>点击进入业务全开限时查看领取>>>Cours****: Digita**** IC desig****
电路层面上速度和能耗的优化
Optimi**** Spee**** and Energ**** a Circui**** Leve**** View
OCT
20-2****
..年10月20日-21日 | 上海
为什么参加
这门课程主要从电路层面也就是物理层面去处理数字集成电路设计问题。电路的性能和能耗之间的折衷优化设计是贯穿整个课程的线索。该课程首先将会回顾逻辑门和存储单元等数字基本单元的性能和能耗特点。而后这些内容会被揉合在一起以研究时序和流水线方面的问题,同时我们也会通过研究动态逻辑以实现性能的最优化设计。此后,我们还会分析一些较大的模块,如加法器和SRAM存储器等。最后一部分我们将把重点放在如何在满足一定性能要求的情况下,进行低功耗的设计。
This cours**** handle**** the circui**** leve****, also know**** as physic**** laye****, aspect**** of digita**** integr**** circui**** design**** The commo**** threa**** throug**** the cours**** is the optimi**** of the circui**** perfor**** versu**** energ**** consum**** trad**** off. The cours**** will star**** by review**** the perfor**** and energ**** proper**** of digita**** elemen**** cell****: logi**** gate**** and memor**** elemen**** Thes**** will be hooke**** togeth**** so that timin**** and pipeli**** aspect**** can be studie**** An excurs**** to maximu**** perfor**** is made by havin**** a look at dynami**** logic**** From then on large**** buildi**** block****, e.g. adder**** but also SRAM memor**** will be studie**** The last part will focu**** on low energ**** desig**** whil**** mainta**** perfor**** at the requir**** level****
谁应该参加
数字电路、混合信号设计团队的管理者和设计师;
希望巩固数字电路知识的在校的高年级本科生、研究生,此课程需要一定的数字电路设计基础。
Manage**** of desig**** team**** of digita**** and mixed-**** desig****, and thei**** design****
Advanc**** underg**** or gradua**** studen**** who wish to develo**** a soli**** knowle**** of digita**** IC design**** A basi**** unders**** of digita**** circui**** is assume****
主办单位
上海微系统与信息技术研究所
上海微技术国际合作中心

上海集成电路技术与产业促进中心
课程安排
课程时间:..年10月20日—21日
(2天)
报到注册时间:..年10月20号,
上午8:30-9:00
课程地点: 上海集成电路技术与促进中心 (浦东新区张东路..号21栋 1楼多功能厅)
课程费用
课程费用:3,600元/人
(含授课费、场地租赁费、资料费、课程期间午餐),学员交通、食宿等费用自理(报名回执表中将提供 相关协议酒店信息供选择);
优惠折扣:在校学生注册费用2,500元/人;
团体报名:4人以上团体报名优惠可协商。
请各单位收到通知后,积极选派人员参加。
报名方式
1
下载报名表
请长按以下二维码,或点击本文底部 阅读原文(read more)跳转至报名表!
2
提交填妥的报名表
个人报名者及学生报名者,请直接提交报名表。4人以上团体报名者,请直接联系 Grac****: traini****@simtac****
收到您提交的报名表后,我们会发送邮件回执。如未收到回执,请联系以下手机:
如有任何疑问请联系 Grac****:185161****
或者
搜索此号码加 ... 。 暗号:报名数字电路设计
3
付款
请于10月15日前将全款汇至以下账户。并备注(数字电路设计+单位/学校+姓名)
银行信息:
户 名:上海新微科技服务有限公司
开户行:中国银行上海市嘉定支行
帐 号:442969****
支付宝信息:
公司名称:上海新微科技服务有限公司
支付宝账号:pay@simtac****
课程具体安排
第一天: 10月20日
1. 简介,必要的模型和反相器
这节课程首先介绍整个课程的内容概要,以及在当前的EDA工具和自动化设计中电路层面的研究依然重要的原因。接下来我们会简要地回顾必要的晶体管和互联模型。然后我们利用这些模型来分析所有数字电路的基础-反相器的性能和功耗特征,从而引入了逻辑努力近似。
1.Intr****, requir**** model**** and the invert****
This clas**** will give a shor**** overvi**** of the whol**** cours**** firs**** and why the circui**** leve**** is stil**** import**** in thes**** days of EDA tool**** and automa**** design**** Next the requir**** transi**** and interc**** model**** will be shortl**** review**** Thes**** model**** are then applie**** to ... yz**** the perfor**** and energ**** proper**** of the mothe**** of all digita**** circui****: the invert**** This result**** in the logica**** effor**** approx****
2.静态CMOS电路和成比例缩放
这节课程将会处理CMOS电路设计方面的问题,首先我们会研究缓冲器的设计问题以维持速度性能。接下来我们将会解释尺寸缩放在功耗性能方面带来的影响。最后我们将快速地介绍复杂逻辑门和时序单元(锁存器和寄存器)。
2. Stati**** CMOS circui**** and scalin****
This clas**** handle**** CMOS circui**** design**** It start**** with the desig**** of buffer**** to mainta**** spee**** perfor**** Then the influe**** of scalin**** on energ**** perfor**** will be explai**** Next more comple**** gate**** and sequen**** elemen**** (latche**** and regist****) are quickl**** introd****
3.时序,流水线和动态逻辑
这节课程我们首先研究组合逻辑和时序单元交织在一起所形成的数据通路的流水线和有限状态机,同时将会解决时序和亚稳态的问题。课程的第二个主题是动态逻辑,一条实现高速性能的途径,但同时也在可靠性和信号完整性方面的极具挑战。
3. Timin****, pipeli**** and dynami**** logi****
This clas**** hook**** up combin**** logi**** with sequen**** elemen**** to form data path pipeli**** and finit**** stat**** machin**** Timin**** and metast**** will be addres**** The secon**** topi**** of this clas**** is dynami**** logi****: a pathwa**** to high spee**** perfor**** but also a big challe**** in term**** of robust**** and signa**** integr****
4.数据通路的运算设计
这节课程我们将会讨论有效数据通路运算的设计,主要集中在加法器上,这也是所有运算的起始点。而后我们会简要地介绍其他模块,如乘法器等。
4. Data path operat**** desig****
This clas**** will discus**** the desig**** of effici**** data path operat**** The discus**** will focu**** on adder**** as thes**** are the starti**** point**** for all arithm**** A shor**** excurs**** will be made to othe**** block****, e.g.mu****
第二天: 10月21日
5. 静态存储
这节课程主要是研究静态RAM的设计。首先我们会快速地介绍SRAM的特征及其设计中的一些问题。这个课程不是面向SRAM设计人员的,而是给数字电路设计人员在SRAM领域的做一个简介,让他们能够理解在功耗和性能设计的折衷方案制定过程中SRAM扮演的特殊角色。
5. Stati**** memor****
This clas**** addres**** stati**** RAM design**** It will give an as-the**** overvi**** of the specif**** proper**** of SRAM and some of the issue**** in SRAM design**** It is not mean**** as a cours**** for SRAM design**** It is an introd**** to SRAM for digita**** circui**** design**** that enable**** them to unders**** the specif**** role SRAM play**** in the energ**** versu**** perfor**** desig**** trad**** off.
6. 能量优化:VDD,VT和尺寸
这节课程将从设计人员的角度阐述能量和性能之间的折衷设计问题。核心问题是,在一个给定的设计问题下,设计人员怎样去处理设计变量以达到最优折衷点。需要注意的是并没有一个方案可以解决所有的问题,这需要设计人员的技术和智慧。
6. Energ**** optimi****: VDD, VT and sizin****
This clas**** discus**** the energ**** versu**** perfor**** trad**** off from the design**** poin**** of view**** How shoul**** I handl**** my desig**** variab**** to come to the optima**** poin**** for a give**** desig**** proble****, is the centra**** questi**** Bewar**** that ther**** is no one size fits all soluti**** It take**** design****’s skil**** and intell****
7. 能量优化:低漏电设计
这节课程我们将讨论先进CMOS工艺尺寸缩减后带来的首要问题:漏电。我们会列举出各种重要的降低漏电的技术,并对它们进行比较。
7. Energ**** optimi****: low leakag**** desig****
This clas**** is abou**** a firs**** proble**** brough**** abou**** by advanc**** CMOS scalin****: leakag**** Techni**** to reduc**** leakag**** will put on the map and compar****
8. 能量优化:动态的频率电压成比例缩减以及对工艺扰动的处理
在最后这节课程中我们将阐述先进CMOS工艺按比例缩减后所带来的困境 :工艺扰动。课程中我们将会介绍工艺扰动的来源以及解释其成为主要的问题的原因。我们也会解释动态频率和电压的成比例缩减问题,并主要集中在扰动问题上。课程的最后我们对数字集成电路的未来做了一个简单的展望: More (than) Moor****?
8. Energ**** optimi****: dynami**** freque**** voltag**** scalin**** and dealin**** with variab****
In this last clas**** the real nightm**** of advanc**** CMOS scalin**** is reveal****: techno**** variab**** It will be show**** wher**** variab**** come**** from and why it is a fundam**** proble**** Dynami**** freque**** and voltag**** scalin**** will be explai**** in genera**** and focuse**** on the variab**** issue**** The cours**** will end with a very shor**** outloo**** on the futur**** of digita**** IC desig****: more (than) Moor****?
教授简介
Wim Dehaen****
鲁汶大学博士学位
鲁汶大学 MICA****部门负责人,全职教授
IMEC ... 首席科学家
IEEE资深会员
ESSCIR****技术委员会成员
Wim Dehaen****于..年出生于荷兰奈梅亨,于..年在鲁汶大学获得电子与机械工程硕士学位,在..年11月在鲁汶大学获得博士学位。
在..年11月,Wim Dehaen****加入到阿尔卡特微电子,成为一名资深项目负责人,主要领域是片上混合系统的可行性、设计和发展研究。应用领域主要是 ... 、xDSL和高速无线LAN。在..年7月,Wim Dehaen****加入到鲁汶大学的MICA****部门,现在他是一名全职教授并成为该部门的负责人。他的研究领域主要是数字电路的电路级设计。目前主要的方向是先进CMOS工艺技术中超低功耗信号处理和存储器设计。他的部分研究项目与IMEC合作,他同时也是IMEC的 ... 首席科学家。
Wim Dehaen****目前教很多电子工程、数字电路和系统设计的课程。他同时也对工程学的教学感兴趣,他目前主导了很多项目目的在于帮助青少年接受工程学方面的进修培训。他也是鲁汶大学教师培训项目的讲师。
Wim Dehaen****是IEEE的资深会员。在..年以前他是ISSC****的技术委员会的成员。在..年和..年他成为ISSC****短期课程的组织者。他也是ESSCIR****的技术委员会成员,他将会是ESSCIR**** ..年的技术委员会主席。
Wim Dehaen**** was born in Nijmeg****, The Nether****, in ... He receiv**** the M. Sc. degre**** in electr**** and mechan**** engine**** in .. from the Kathol**** Univer**** Leuve****, Belgiu**** In Novemb**** .. he receiv**** the Ph. D degre**** also at the Kathol**** Univer**** Leuven****
In Novemb**** .. Wim Dehaen**** joine**** Alcate**** Microe****, Belgiu**** Ther**** he was a senio**** projec**** leade**** for the feasib****, desig**** and develo**** of mixe**** mode System**** on Chip**** The applic**** domain**** were teleph****, xDSL and high spee**** wirele**** LAN. In July .. Wim Dehaen**** joine**** the staf**** of the MICA**** divisi**** of the Kathol**** Univer**** Leuve**** wher**** he is now a full profes**** and head of the divisi**** His resear**** domai**** is circui**** leve**** desig**** of digita**** circui**** The curren**** focu**** is on ultr**** low powe**** signa**** proces**** and memori**** in advanc**** CMOS techno**** Part of this resear**** is perfor**** in cooper**** with IMEC, Belgiu****, wher**** he is also a part time princi**** scient****
Wim Dehaen**** is teachi**** severa**** classe**** on electr**** engine**** and digita**** circui**** and syste**** design**** He is also very intere**** in the didact**** of engine**** As such he is guidin**** severa**** projec**** aimin**** to brin**** engine**** to youngs**** in second**** educat**** and he is a teache**** in the teache**** educat**** progra**** of the KULeuv****
Wim Dehaen**** is a senio**** membe**** of the IEEE**** Unti**** .. he was a membe**** of the techni**** progra**** commit**** of ISSCC**** In .. and .. he was the ISSC**** shor**** cours**** organi**** Wim Dehaen**** is a membe**** of the techni**** progra**** commit**** of ESSCIR**** and will be the techni**** progra**** chai**** for ESSCIR**** .. in Leuve****, Belgiu****
请于10月15日前将全款汇至以下账户。并备注(数字电路设计+单位/学校+姓名)
请长按以下二维码,或点击本文底部 阅读原文(read more)跳转至报名表!
